Pour gérer vos consentements :
Categories: Cloud

Intel et Micron dévoilent une mémoire flash turbo

Selon les informations divulguées par la joint-venture crée en novembre 2005 par les deux entités (IM Flash Technologies), les performances de cette solution haute performance NAND Flash dispose de capacités de lecture/écriture cinq fois plus élevées que les mémoires flash actuelles.

Ce nouveau chipset sera embarqué dans des équipements exigeants en terme de ressources-mémoires. Tels que les caméscopes, les unités de stockage fixes et portables, les nouveaux disques SSD (Solid State Disk), les appareils photos et pourquoi pas à terme les téléphones portables et les UMPC.

Traditionnellement, les spécialistes du secteur estiment que la technologie Flash NAND est trop lente. Mais ce nouveau type de composants, devrait définitivement balayer cette idée reçue.

Selon Micron et Intel, la vitesse de lecture de ces chispets est de 200 mégaoctets par seconde. En ce qui concerne l’écriture, la vitesse est de 100 Mo/s. Les partenaires indiquent qu’avec cette nouvelle solution de NAND flash, des films en HD de plusieurs gigaoctets pourront être transférés cinq fois plus rapidement.

La spécification pour NAND qu’ils ont employée, est appelée ONFI 2.0. Cette dernière est constituée d’une combinaison de plusieurs « platters » (plateaux) qui permettent à la mémoire de multiplier ces vitesses d’horloge.

A titre de comparaison, les processeurs Nand classiques (à 1 niveau) permettent d’obtenir des vitesses de 40 Mo/s en lecture et de 20 Mo/s en écriture.

Cette nouvelle techno, dont le nom de code n’a pas été dévoilé, devrait utiliser l’interface USB 3.0, le successeur de l’USB 2.0. Fin septembre 2007, le fondeur a présenté lors de l’IDF (Intel Developer Forum) certaines spécifications de l’USB 3.0.

L’on sait donc, que le 3.0 sera dix fois plus performant que l’USB 2.0. Il devrait atteindre un débit pic de 4,8 Gigabits par seconde. Une bande passante digne de la fibre optique.

Plus de détails techniques sur ce nouveau standard seront donnés prochainement (ndlr : avant la fin du premier trimestre) par le géant américain et les membres du consortium qui travaillent sur cette thématique, comme HP Microsoft ou bien encore Texas Instrument.

Recent Posts

Pour son premier LLM codeur ouvert, Mistral AI choisit une architecture alternative

Pour développer une version 7B de son modèle Codestral, Mistral AI n'a pas utilisé de…

59 minutes ago

Microsoft x Inflection AI : l’autorité de la concurrence britannique lance son enquête

L’Autorité de la concurrence et des marchés (CMA) britannique ouvre une enquête sur les conditions…

4 heures ago

Thomas Gourand, nouveau Directeur Général de Snowflake en France

Thomas Gourand est nommé Directeur Général pour la France. Il est chargé du développement de…

5 heures ago

Accord Microsoft-CISPE : comment Google a tenté la dissuasion

Pour dissuader le CISPE d'un accord avec Microsoft, Google aurait mis près de 500 M€…

6 heures ago

Vers des mises à jour cumulatives intermédiaires pour Windows

Pour réduire la taille des mises à jour de Windows, Microsoft va mettre en place…

6 heures ago

RH, finances, stratégie… Les complexités de la Dinum

De l'organisation administrative à la construction budgétaire, la Cour des comptes pointe le fonctionnement complexe…

1 jour ago